## Siナノワイヤのバンド構造解析

大規模第一原理シミュレーションで次世代技術を予言したい

筑波大学大学院数理物質科学研究科&計算科学研究センター 白石賢二



### 東京大学工学系研究科 押山淳

### 東京工業大学

李映勲、角嶋邦之、パールハット アハメト、名取研二、岩井洋

### 大規模第一原理計算で次世代技術を予言する



内容

研究背景

- 1. 次世代技術を支える新構造トランジスタ (とくにシリコンナノワイヤ)
- 2. 量子力学的トランジスタ解析(大規模第一原理計算)の必要性

### 成果

- 3. 超並列計算機向け第一原理電子状態計算プログラム「RSDFT」の開発と シリコンナノワイヤーのバンド構造計算(一万数千原子系)
- 4. 次世代スパコンによる将来デバイスの設計指針獲得に向けて
- 5. まとめ



次世代スパコン(神戸) 完成予想図



## 1. 次世代技術を支える新構造トランジスタ

#### 従来型(プレーナ型)FET(電界効果トランジスタ)



2020~2030年に終焉を迎えると予想されている。

### 微細化に伴い漏れ電流増大 LSIの消費電力の大きな部分

漏れ電流抑制のため新しい構造のトランジスタが模索されている。 中でもシリコンナノワイヤFETは究極の構造であると有力視されている。





シリコンナノワイヤFETの解析・設計には量子力学的第一原理計算が不可欠

## シリコンナノワイヤFET



漏れ電流抑制(低消費電力)はもちろん、 非常に良好なデバイス特性も示す

#### 微細化終焉後の電子デバイス として有望視されている

ただし「微細化」すれば高性能化・省電力化・高集積化が実現されるという、 これまでのようなシンプルなデバイス設計指針が存在しない

### 量子力学的シミュレーションに基づくデバイス設計指針の作成

大規模第一原理計算が必要不可欠な中核技術



## 2. 量子力学的トランジスタ解析における (大規模第一原理計算)の必要性

電子の運動を支配する量子力学の基礎原理以外の仮定を置かず、 物質の様々な性質を解き明かす手法

実際の計算には密度汎関数理論(W.Kohn, 1998年/-ベル化学賞)を用いる

コーン・シャム方程式 
$$\left[-\frac{1}{2}\left(\frac{\partial^2}{\partial x^2} + \frac{\partial^2}{\partial y^2} + \frac{\partial^2}{\partial z^2}\right) + V(\vec{r})\right]\psi(\vec{r}) = E\psi(\vec{r})$$

現状では100原子~1000原子程度のシステムが日常的に気軽に扱えるサイズである









## どの程度の大きさまで必要か?



さらに次世代スパコンができれば実デバイスサイズのシリコンナノワイヤほとんど全てをカバーできる

### 3. 超並列計算機向け第一原理電子状態計算プログラム 「RSDFT」の開発とシリコンナノワイヤーのバンド構造 計算(一万数千原子系)

PACS-CS = Parallel-Array Computer System for Computational Sciences



筑波大学計算科学研究センター1F

超並列クラスタ PACS-CS ボード



| ノード台数   | • | 2560                                     |
|---------|---|------------------------------------------|
| CPU     | • | Intel LV Xeon EM64T 2.8GHz, 1MB L2 cache |
| メモリ     | : | 2 GB/ノード                                 |
| ネットワーク  | : | 3次元八イパークロスバー網                            |
| リンクバンド幅 | : | 単方向 250 MB/s ~ 750 MB/s(3次元同時転送時)        |
| 理論ピーク性能 | : | 14.3 TFLOPS                              |

#### 超並列計算機を駆使する第一原理計算プログラム RSDFT の開発

(Real-Space Density-Functional Theory)

最先端の超並列計算機の能力を最大限引き出すようなプログラムの開発

計算機工学の最新成果を実装し、1万原子を超える大規模計算を実現



# 新アルゴリズムの構築

O(N<sup>3</sup>)の演算(プログラム中最も重い演算)は、ピークに近い性能で実行可能

グラム シュミット直行化の計算時間と演算性能

|               | Time (sec) | GFLOPS/node |
|---------------|------------|-------------|
| Old algorithm | 661        | 0.70        |
| New algorithm | 111        | 4.30        |

PACS-CSの理論ピーク性能 = 5.6 GFLOPS/ノード

最も重い計算部分はピーク8~9割の性能が出せるアルゴリズム (奇跡的な実行性能)

$$\begin{split} \psi_{1}' &= \psi_{1} \\ \psi_{2}' &= \psi_{2} - \psi_{1}' \langle \psi_{1}' | \psi_{2} \rangle \\ \psi_{3}' &= \psi_{3} - \psi_{1}' \langle \psi_{1}' | \psi_{3} \rangle - \psi_{2}' \langle \psi_{2}' | \psi_{3} \rangle \\ \psi_{4}' &= \psi_{4} - \frac{\psi_{1}' \langle \psi_{1}' | \psi_{4} \rangle - \psi_{2}' \langle \psi_{2}' | \psi_{4} \rangle - \psi_{3}' \langle \psi_{3}' | \psi_{4} \rangle }{\psi_{3}' | \psi_{4} \rangle - \psi_{2}' \langle \psi_{2}' | \psi_{4} \rangle - \psi_{3}' \langle \psi_{3}' | \psi_{4} \rangle } \\ \psi_{5}' &= \psi_{5} - \frac{\psi_{1}' \langle \psi_{1}' | \psi_{5} \rangle - \psi_{2}' \langle \psi_{2}' | \psi_{5} \rangle - \psi_{3}' \langle \psi_{3}' | \psi_{5} \rangle }{\psi_{6}' = \psi_{6} - \frac{\psi_{1}' \langle \psi_{1}' | \psi_{6} \rangle - \psi_{2}' \langle \psi_{2}' | \psi_{6} \rangle - \psi_{3}' \langle \psi_{3}' | \psi_{6} \rangle }{\psi_{3}' | \psi_{6} \rangle - \psi_{3}' \langle \psi_{3}' | \psi_{6} \rangle - \psi_{4}' \langle \psi_{4}' | \psi_{5} \rangle } \\ \end{split}$$
hips that the set of the set of



#### 1反復当たりの計算時間と演算性能 (×50反復で全計算時間)

| 312 | 2.27              |
|-----|-------------------|
| 140 | 3.50              |
| 305 | 0.788             |
| 777 | 1.54              |
|     | 140<br>305<br>777 |

理論ピーク性能: 5.6GFLOPS/node

### シリコンナノワイヤの電子状態計算



# シリコンナノワイヤのバンド構造



Band structures of [100] SiNWs with *w* of (a) 0.77 and (b) 2.69 nm.

Lee et al. JAP submitted

## シリコンナノワイヤーバンド構造(大きなもの)



### シリコンナノワイヤの電子状態計算



### 世界最大の第一原理電子状態計算で得られた シリコンナ/ワイヤの電子状態密度



Iwata et al. J. Comp. Phys. 2010



Lee et al. JAP submitted

### 4.次世代スパコンによる将来デバイスの設計指針獲得に向けて

#### 次世代スーパーコンピュータ戦略分野

◎ 次世代スーパーコンピュータで、社会的・学術的に大きなブレークスルーが期待できる分野を厳選
 ◎ 当該分野の利用を重点的・優先的に実施

◎ 今後速やかに各戦略分野の研究開発を牽引する「戦略機関」を公募





資料提供:大阪大学、理化学研究所、分子科学研究所、東京大学、海洋研究開発機構、東京大学生産技術研究所、筑波大学他

## 次世代スパコン: 次世代デバイスは重要テーマとなっている



## 次世代スパコンへの展開

14.3 TFLOPS =  $14.3 \times 10^{12}$  FLOPS (PACS-CS)

10 PFLOPS = 10.0 × 10<sup>15</sup> FLOPS (次世代スパコン)

スパコン性能1000倍 原子数10倍の計算が可能!

数万原子~十万原子の計算が可能

実デバイスサイズ(直径10nm~20nm、ゲート長10nm~5nm?) の原子数が次世代スパコンでカバーできることになる!

半導体デバイス設計指針を計算機シミュレーションで与えるという 新たな可能性が拓ける!

## 大規模第一原理計算は次世代の科学技術立国 日本を支える中核技術となると考えられる



## 5.まとめ

- ・量子力学の基礎原理のみに立脚したシミュレーション規模を従来の10~100倍 規模にすることに成功し、シリコンナノワイヤのバンド構造のサイズ依存性を体系 的に考察した。
- ・本計算技術を用いて一万原子以上から構成されるシリコンナノワイヤのバンド 構造解析に成功した。(世界最大規模の第一原理計算)
- ・次世代スパコンを用いれば、実デバイスサイズのバンド構造計算、さらにはI-V
   特性まで予言することは可能である。
- ・スーパーコンピューターによる量子力学的第一原理シミュレーションが新しい
   デバイス設計を支え、将来の社会基盤を支える中核技術となると予想される。